

# INSTITUTO POLITECNICO NACIONAL ESCUELA SUPERIOR DE COMPUTO



# DISEÑO DE SISTEMAS DIGITALES Flores Escobar José Antonio

# Memoria ROM

# Integrantes:

Álvarez Hernández Gabriel Alexander
García Quiroz Gustavo Iván
Huesca Laureano José Alejandro
Muñoz Valdivia Irving Omar
Pedroza Villagomez Emir

#### Introducción

La memoria de solo lectura (ROM, por sus siglas en inglés) es un tipo crucial de almacenamiento no volátil. La ROM se utiliza para almacenar datos que no cambian con el tiempo y que deben estar disponibles incluso después de que el sistema se apague. En este proyecto se ilustra cómo una ROM puede integrarse y usarse para almacenar y mostrar datos en un display de 7 segmentos, a través de un sistema de módulos interconectados en Verilog.

#### ¿Qué es una ROM?

La ROM es un tipo de memoria de solo lectura que se programa generalmente durante el proceso de fabricación del chip. A diferencia de la RAM (memoria de acceso aleatorio), los datos en la ROM no se pierden cuando se apaga la energía. Existen varios tipos de ROM, incluyendo:

Mask ROM: Programada durante la fabricación.

PROM (Programmable ROM): Programable una sola vez por el usuario.

EPROM (Erasable Programmable ROM): Se puede borrar y reprogramar usando luz ultravioleta.

EEPROM (Electrically Erasable Programmable ROM): Se puede borrar y reprogramar eléctricamente.

#### Funcionamiento de la ROM

La ROM almacena datos en una matriz de celdas de memoria, donde cada celda contiene un bit de información. La estructura básica incluye una serie de líneas de dirección y de datos:

Líneas de dirección: Utilizadas para seleccionar la ubicación de memoria que se va a leer.

Líneas de datos: Utilizadas para leer el dato almacenado en la ubicación seleccionada.

Cuando se proporciona una dirección y se habilita la lectura, la ROM coloca el dato correspondiente en las líneas de datos.

#### Desarrollo.

```
1
 2
         Proyecto: ROM
 3
         Archivos: ROM.v
 4
        Asignatura: DSD
        Prof: Flores Escobar Jose Antonio
 5
 6
        Equipo: Álvarez Hernández Gabriel Alexander
 7
                  García Quiroz Gustavo Iván
                  Huesca Laureano José Alejandro
 8
 9
                  Muñoz Valdivia Irving Omar
10
                  Pedroza Villagomez Emir
11
      */
12
13
    module ROM #(
14
          parameter D = 8,
          parameter W = 32
15
     L)
16
17
    \square (
18
          input [D-1:0] addr i,
19
          input
                        rden i,
          output reg [W-1:0] dato o
20
     );
21
22
23
    always @(*) begin
24
              if (rden i) begin
    25
                  case (addr i)
    26
                      8'h0: dato o = 32'h01234567;
27
                      8'h1: dato o = 32'h76543210;
                      8'h2: dato o = 32'hABC24681;
28
29
                      8'h3: dato o = 32'hCD120201;
30
                      8'h4: dato o = 32'hCACA2357;
31
                      8'h5: dato o = 32'hF56AC87F;
32
                      8'h6: dato o = 32'hDED05BA7;
33
                      8'h7: dato o = 32'h11111111;
34
                      default: dato o = 32'h00000000;
35
                  endcase
36
              end else begin
                  dato o = 32'h00000000;
37
38
              end
39
          end
40
41
      endmodule
42
```

#### ROM.

El módulo ROM almacena una serie de datos de 32 bits que se pueden leer utilizando una dirección de entrada. Al habilitar la lectura (rden\_i), el módulo entrega el dato correspondiente a la dirección dada.

```
2
        Proyecto: ROM
        Archivos: ROM Board.v
 3
 4
        Asignatura: DSD
 5
        Prof: Flores Escobar Jose Antonio
 6
        Equipo: Álvarez Hernández Gabriel Alexander
 7
                 García Quiroz Gustavo Iván
8
                 Huesca Laureano José Alejandro
9
                 Muñoz Valdivia Irving Omar
10
                 Pedroza Villagomez Emir
11
     */
12 Emodule ROM Board #(
13
         parameter D = 3,
   L,
14
         parameter W = 32
15
16 🗏 (
17
         input wire [D-1:0] addr_i,
                                             // switch 1,2,3
         input wire rden_i,
18
                                            // read enable
         input wire [D-1:0] byteselector i, // byte selector
19
         output wire [0:6] display_o,
20
                                             // display output
21
                            display_enable
         output wire
    );
22
23
         // Sección de definición de señales
24
25
         wire [W-1:0] dato w;
26
         reg [3:0] datodisplay_o;
                                        // Dato que se va a mostrar
27
         wire
                     slow clk;
28
29
         // Instancia de la ROM
30 ⊟
         ROM # (
31
             .D (D),
32
             .W (W)
         ) ROM_U0 (
33
34
            .addr i (addr i),
35
             .rden i (rden i),
36
             .dato_o (dato_w)
37
         );
38
         // Sección de selección de byte
39
40 ⊟
         always @(*) begin
```

```
40 ⊟
         always @(*) begin
41
    case(byteselector i)
42
                 3'b000: datodisplay o = dato w[3:0];
43
                 3'b001: datodisplay_o = dato_w[7:4];
44
                 3'b010: datodisplay o = dato w[11:8];
                 3'b011: datodisplay_o = dato_w[15:12];
45
46
                 3'b100: datodisplay o = dato w[19:16];
                 3'b101: datodisplay o = dato w[23:20];
47
                 3'b110: datodisplay o = dato w[27:24];
48
49
                 3'b111: datodisplay o = dato w[31:28];
50
             endcase
51
         end
52
53
         // Instancia del divisor de frecuencia
   54
         DivFreq #(
             .freqdev(10 000 000), // Frecuencia de desarrollo de 10MHz
55
56
             .freqfinal(4)
                                      // Frecuencia final dividida en 4
57
         ) div_freq_instance (
                                      // Señal de reloj de entrada
58
            .clk i(clk i),
59
                                     // Señal de reset
             .rst ni(rst ni),
60
                                     // Salida de reloj dividido
             .clk_o(slow_clk)
61
         );
62
63
         // Instancia del display
   display display instance (
             .cuenta_i (datodisplay_o),
65
66
             .enable_i (1'b1),
67
             .display o (display o),
68
             .daenable o (display enable)
69
         );
70
71
     endmodule
```

#### ROM\_Board.

El módulo ROM\_Board es el módulo superior que interconecta todos los componentes del sistema. Toma entradas de dirección (addr\_i), habilitación de lectura (rden\_i), y un selector de bytes (byteselector\_i). Utiliza estas entradas para leer datos de la ROM y seleccionar el byte específico que se mostrará en el display. Además, incluye un divisor de frecuencia (DivFreq) para ajustar la velocidad del reloj.

```
/*
 1
 2
         Proyecto: ROM
 3
         Archivos: display.v
        Asignatura: DSD
 4
 5
        Prof: Flores Escobar Jose Antonio
 6
         Equipo: Álvarez Hernández Gabriel Alexander
 7
                  García Quiroz Gustavo Iván
 8
                  Huesca Laureano José Alejandro
 9
                  Muñoz Valdivia Irving Omar
10
                  Pedroza Villagomez Emir
11
12
    module display (
13
          input [3:0] cuenta i,
14
          input
                        enable i,
15
          output [0:6] display_o,
16
          output
                        daenable o
17
     );
18
19
          reg [0:6] display w;
20
          assign daenable o = 1'b1;
21
22
    always @(*) begin
23
    case (cuenta i)
24
                  4'b0000: display_w = 7'b0111111; // 0
25
                  4'b0001: display_w = 7'b0000110; // 1
26
                  4'b0010: display w = 7'b1011011; // 2
27
                  4'b0011: display w = 7'b1001111; // 3
                  4'b0100: display_w = 7'b1100110; // 4
28
29
                  4'b0101: display w = 7'b1101101; // 5
30
                  4'b0110: display w = 7'b1111101; // 6
30
                 4'b0110: display w = 7'b11111101; // 6
                 4'b0111: display w = 7'b0000111; // 7
31
32
                 4'b1000: display_w = 7'b1111111; // 8
33
                 4'b1001x: display_w = 7'b1101111; // 9
34
                 4'b1010: display w = 7'b1110111; // A
35
                 4'b1011: display w = 7'b01111111; // B
36
                 4'b1100: display w = 7'b0111001; // C
                 4'b1101: display_w = 7'b1011110; // D
37
38
                 4'b1110: display w = 7'b1111001; // E
                 4'b1111: display_w = 7'b1110001; // F
39
40
                 default: display w = 7'b00000000; // Default
41
             endcase
42
         end
43
44
         assign display o = (enable i) ? display w : ~display w;
45
46
     endmodule
```

#### display

El módulo display convierte un valor de 4 bits en la codificación correspondiente para un display de 7 segmentos. Dependiendo del valor de entrada, activa el patrón de segmentos adecuado para representar números hexadecimales (0-9, A-F).

```
2
        Proyecto: ROM
 3
        Archivos: DivFreq.v
 4
        Asignatura: DSD
 5
        Prof: Flores Escobar Jose Antonio
        Equipo: Álvarez Hernández Gabriel Alexander
 6
7
                  García Quiroz Gustavo Iván
8
                  Huesca Laureano José Alejandro
9
                  Muñoz Valdivia Irving Omar
10
                  Pedroza Villagomez Emir
11
     */
12
    module DivFreq #(
         parameter freqdev = 10 000 000, // 10MHz
13
          parameter freqfinal = 4 // freqdev Dividido en 4
14
15
      ) (
16
         input clk i,
          input rst_ni,
17
18
         output reg clk o
19
     );
20
21
          reg [31:0] counter r;
22
23
    always @(posedge clk_i or posedge rst_ni) begin
24
              if (rst ni) begin
    25
                  counter r <= 32'b0;
                  clk o <= 1'b0; // Comenzamos con el reloj en bajo
26
27
              end else begin
28
    if (counter_r >= (freqdev / freqfinal) - 1) begin
29
                      counter r <= 32'b0;
                      clk o <= ~clk_o;
30
                  end else begin
31
32
                      counter_r <= counter_r + 32'b1;
33
                  end
34
              end
35
          end
36
37
      endmodule
38
```

#### DivFreq

El módulo DivFreq reduce la frecuencia del reloj de entrada para producir una señal de reloj más lenta. Esto es útil para asegurar que el display funcione a una velocidad visible y estable, adecuada para la visualización humana.



### RTLViewer.

Podemos observar cómo están conectados los módulos y componentes del proyecto, así como los datos a procesar, las entradas y salidas que vamos a obtener al simularlo, o programarlo en la FPGA.



### Simulación.

Observamos como funciona en la simulación el proyecto generado, teniendo como entrada el selector de bit y la dirección en la memoria. Obteniendo en la salida del display, el dato almacenado, logrando movernos entre la misma dirección de memoria, solo en diferente bit.



#### Conclusiones.

El proyecto presentado demuestra una aplicación práctica de la memoria ROM en sistemas digitales, ilustrando cómo los datos almacenados de manera no volátil pueden ser recuperados y mostrados en un display de 7 segmentos. La ROM se utiliza aquí para almacenar valores predefinidos que se leen y procesan.

El módulo `ROM\_Board` coordina la lectura de datos desde la ROM y la selección del byte específico que se mostrará en el display. El módulo `display` se encarga de traducir los valores de datos en señales específicas para un display de 7 segmentos, permitiendo la representación visual de números hexadecimales.

Este diseño no solo resalta la funcionalidad de la ROM, sino también la importancia de los componentes auxiliares que facilitan la interacción con el usuario. A través de este proyecto, se destaca la relevancia de la memoria de solo lectura en aplicaciones que requieren almacenamiento persistente de datos y su posterior visualización, un concepto esencial en la electrónica digital.

## Bibliografía.

- Demarco, S. (2024). *Memoria ROM: Tipos, usos y características a tener en cuenta*. SabDemarco. Recuperado de: https://sabdemarco.com/memoria-rom-tipos-usos-y-caracteristicas
- NewEsc. (2024). *Diferencias entre memorias RAM y ROM: Conceptos básicos*. Recuperado de: https://newesc.com/diferencias-entre-memorias-ram-y-rom-conceptos-basicos/